產(chǎn)品型號(hào)
10G TCP/IP產(chǎn)地
上海40G UDP/IP 協(xié)議棧 FPGA IP Core 核 萬(wàn)兆以太網(wǎng)絡(luò)加速 AXI4-Stream MAC+PCS/PMA
10G UDP/IP 協(xié)議棧 FPGA IP Core 核 萬(wàn)兆以太網(wǎng)絡(luò)加速 AXI4-Stream MAC+PCS/PMA
100G UDP/IP 協(xié)議棧 FPGA IP Core 核 萬(wàn)兆以太網(wǎng)絡(luò)加速 AXI4-Stream MAC+PCS/PMA
NVMe SPCIe FPGA IP Core SSD M.2 AMD PCI Express 軟 IP 核 AXI4 存儲(chǔ)加速
10G TCP/IP 協(xié)議棧 FPGA IP Core 核 萬(wàn)兆以太網(wǎng)絡(luò)加速 AXI4-Stream MAC+PCS/PMA
基于 AMD/Xilinx 10G 以太網(wǎng) MAC IP 開(kāi)發(fā),MTU 支持高達(dá) 9000Bytes 數(shù)據(jù)傳輸,標(biāo)準(zhǔn) AXI4-Stream 接口,支持 AMD/Xilinx Zynq UltraScale+ RFSoC, Zynq UltraScale+ MPSoC, Zynq 7030/7035/7045/7100, Virtex UltraScale+, Kintex UltraScale+, Artix UltraScale+, Virtex UltraScale, Kintex UltraScale, Virtex 7, Kintex 7系列 FPGA 器件。10G 萬(wàn)兆以太網(wǎng)以其高帶寬和低延遲的特點(diǎn),能夠確保數(shù)據(jù)的快速傳輸和實(shí)時(shí)處理,而 TCP 協(xié)議棧更是提高了數(shù)據(jù)傳輸?shù)男屎蜏?zhǔn)確性。
為您提供了快速可靠、更低成本和更高性能的解決方案,顯著縮短上市時(shí)間,適用于高帶寬、低延遲和高速數(shù)據(jù)傳輸?shù)膱?chǎng)景,如數(shù)據(jù)中心、科研實(shí)驗(yàn)、工業(yè)自動(dòng)化、醫(yī)療、測(cè)試與測(cè)量、4K/8K 高清視頻傳輸、電信等領(lǐng)域。
符合 IEEE802.3 標(biāo)準(zhǔn)的 ARP、IPV4、ICMP、TCP 協(xié)議棧
支持 TCP/IP 校驗(yàn)和處理,支持 2 TCP 連接
用戶接口和 Ethernet MAC+PCS/PMA IP 接口為標(biāo)準(zhǔn) AXI4-Stream 接口
TCP/IP 協(xié)議棧 IP core 內(nèi)部數(shù)據(jù)為 8 Bytes 對(duì)齊處理
MTU 支持 9000Bytes ~ 64Bytes 數(shù)據(jù)傳輸
數(shù)據(jù)總線寬度 64bit,156.25MHz 時(shí)鐘
Verilog 代碼解決方案
開(kāi)發(fā)工具
10G TCP/IP 協(xié)議棧 FPGA IP Core 與用戶接口、Ethernet MAC+PCS/PMA IP 接口均為標(biāo)準(zhǔn)的 AXI4-Stream 接口,其中 Ethernet MAC+PCS/PMA 可以是任何第三方 IP,在提供的設(shè)計(jì)實(shí)例中,使用的是 AMD/Xilinx 10G/25G Ethernet Subsystem IP。
TCP/IP 協(xié)議棧 IP Core 集成在系統(tǒng)設(shè)計(jì)中的位置
設(shè)計(jì)語(yǔ)言
Verilog
開(kāi)發(fā)工具
Vivado 2020.1
支持器件
AMD Kintex 7/Virtex 7 系列
AMD Virtex Ultrascale/Kintex UltraScale 系列
AMD Virtex Ultrascale+/Kintex UltraScale+/Artix UltraScale+ 系列
AMD Zynq 7000 SoC 系列 7030/7035/7045/7100
AMD Zynq UltraScale+ MPSoC/Zynq UltraScale+ RFSoC 系列
IP 資源消耗評(píng)估采用 AMD Kintex UltraScale XCKU040 系列 FPGA 開(kāi)發(fā)板,提供了一個(gè)功能齊全的設(shè)計(jì)平臺(tái),用于構(gòu)建以通信為中心的以太網(wǎng)應(yīng)用。Kintex UltraScale XCKU040 系列 FPGA 開(kāi)發(fā)板提供了一個(gè)帶有參考設(shè)計(jì)的開(kāi)箱即用型硬件平臺(tái),可縮短開(kāi)發(fā)時(shí)間,讓您專(zhuān)注于目標(biāo)應(yīng)用。
器件系列
Kintex UltraScale
芯片型號(hào)
XCKU040-FFVA1156-2-i
頻率 (MHz)
156.25
CLB Regs
9689
CLB LUTs
9853
CLB
1989
BRAM Tile
82
Design Tools
Vivado 2020.1
注:IP 實(shí)際邏輯資源消耗受實(shí)例化中其他邏輯資源消耗影響
10G TCP/IP 協(xié)議棧 FPGA IP Core 主要適用于需要高帶寬、低延遲和高速數(shù)據(jù)傳輸?shù)膱?chǎng)景,如數(shù)據(jù)中心、科研實(shí)驗(yàn)、工業(yè)自動(dòng)化、醫(yī)療、測(cè)試與測(cè)量、4K/8K 高清視頻傳輸、電信等領(lǐng)域。
數(shù)據(jù)中心網(wǎng)絡(luò)計(jì)算加速
云計(jì)算存儲(chǔ)
工業(yè)自動(dòng)化
醫(yī)療診斷
物聯(lián)網(wǎng)
網(wǎng)絡(luò)通信